ARAMA SONUÇLARI

Toplam 61 adet sonuçtan 20 tanesi görüntülenmektedir.

Arama









Yıllara göre arama

Özel Aralık Girişi

Efficient Hardware Implementation of Convolution Layers Using Multiply-Accumulate Blocks
2021 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 7 Temmuz 2021
NOJEHDEH MOHAMMADREZA, PARVİN SAJJAD, ALTUN MUSTAFA
Mustafa Altun Tam metin bildiri
A Study on Hardware-Aware Training Techniques for Feedforward Artificial Neural Networks
2021 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 7 Temmuz 2021
PARVİN SAJJAD, ALTUN MUSTAFA
Mustafa Altun Tam metin bildiri
Power-Analysis Attack onan ASIC AES implementation Embedded Cryptographic Hardware Design and Security
2005, Nova Science Publishers
ÖRS YALÇIN SIDDIKA BERNA,GÜRKAYNAK FRANK KAĞAN,OSWALD ELİSABETH,PRENEEL BART
Sıddıka Berna Örs Yalçın Bilimsel KitapKitap Bölümü
A low power multi-rate decoder hardware for IEEE 802.11n LDPC codes
Microprocessors and Microsystems, Ocak 2012, ISSN: 01419331
HAMZAOĞLU İLKER, KESKİNÖZ MEHMET
Mehmet Keskinöz Özgün Makale
A hardware based gunshot sound detection system
Fen Bilimleri Enstitüsü, İstanbul Teknik Üniversitesi, 2020
MUSTAFA KORAY AKÇOCUK
Ece Olcay Güneş Tez Yüksek Lisans Tamamlandı
Design of a contol hardware for an auxilary resonant commutated pole dual active bridge converter
Fen Bilimleri Enstitüsü, İstanbul Teknik Üniversitesi, 2012
ABDULKERİM UĞUR
Deniz Yıldırım Tez Yüksek Lisans Tamamlandı
"LOW POWER IEEE 802.11n LDPC DECODER HARDWARE DESIGN"
Mühendislik ve Fen Bilimleri Enstitüsü, Sabancı Üniversitesi, 2008
MERVE PEYİÇ
Mehmet Keskinöz Tez Yüksek Lisans Tamamlandı
Approximate artificial neural network hardware aware synthesis tool
Lisansüstü Eğitim Enstitüsü, İstanbul Teknik Üniversitesi, 2021
MOHAMMADREZA ESMALI NOJEHDEH
Mustafa Altun Tez Doktora Tamamlandı
Hardware implementations of ecc over a binary Edwards curve
Fen Bilimleri Enstitüsü, İstanbul Teknik Üniversitesi, 2009
ÜNAL KOCABAŞ
Sıddıka Berna Örs Yalçın Tez Yüksek Lisans Tamamlandı
Differential power analysis resistant hardware implementation of the RSA cryptosystem
Fen Bilimleri Enstitüsü, İstanbul Teknik Üniversitesi, 2007
KEKLİK ALPTEKİN BAYAM
Sıddıka Berna Örs Yalçın Tez Yüksek Lisans Tamamlandı
PERFORMANCE ANALYSIS OF SPATIAL MODULATION IN HYBRID SATELLITE-TERRESTRIAL COOPERATIVE SYSTEMS IN THE PRESENCE OF HARDWARE IMPAIRMENTS
Lisansüstü Eğitim Enstitüsü, İstanbul Teknik Üniversitesi, 2022
OKAN ERTÜRK
İbrahim Altunbaş Tez Yüksek Lisans Devam Ediyor
ENERGY-EFFICIENT HARDWARE DESIGN OF ARTIFICIAL NEURAL NETWORKS FOR MOBILE PLATFORMS
Lisansüstü Eğitim Enstitüsü, İstanbul Teknik Üniversitesi, 2023
MAHMUT BURAK KARADENİZ
Mustafa Altun Tez Doktora Devam Ediyor
Hardware-in-the-loop simulations and control designs for a vertical axis wind turbine
Mühendislik ve Fen Bilimleri Enstitüsü, Sabancı Üniversitesi, 2015
UĞUR SANCAR
Ahmet Onat Tez Yüksek Lisans Tamamlandı
Modeling, hardware-in-the-loop simulations and control design for a vertical axis wind turbine with high solidity
Mühendislik ve Fen Bilimleri Enstitüsü, Sabancı Üniversitesi, 2016
AYKUT ÖZGÜN ÖNOL
Ahmet Onat Tez Yüksek Lisans Tamamlandı
Hardware in the loop simulation of underactuated mechanical system
Fen Bilimleri Enstitüsü, İstanbul Teknik Üniversitesi, 2007
ÖMER ÇETİN
Hakan Temeltaş Tez Yüksek Lisans Tamamlandı
Hardware in the loop system development for modeling and control of multirotor vehicles
Fen Bilimleri Enstitüsü, İstanbul Teknik Üniversitesi, 2017
MUHSİN HANÇER
İsmail Bayezit Tez Yüksek Lisans Tamamlandı
A New Architecture for Cellular Neural Network on Reconfigurable Hardware with an Advance Memory Allocation Method
12th IEEE International Workshop on Cellular Neural Networks and their Applications, Vol. 1, No. 1
TUKEL MEHMET, YALCİN MUSTAK ERHAN
Müştak Erhan Yalçın Tam metin bildiri
A new architecture for Cellular Neural Network on reconfigurable hardware with an advance memory allocation method
2010 12th International Workshop on Cellular Nanoscale Networks and their Applications (CNNA 2010), 3 Şubat 2010
TÜKEL MEHMET,YALÇIN MÜŞTAK ERHAN
Müştak Erhan Yalçın Tam metin bildiri
A programmable hardware for exploring spatiotemporal waves in real-time
2008 11th International Workshop on Cellular Neural Networks and Their Applications, Santiago de Compostela/İSPANYA, 14 Temmuz 2008
YENİÇERİ RAMAZAN, YALÇIN MÜŞTAK ERHAN
Ramazan Yeniçeri Özet Bildiri
Towards FPGA Based Digital Twin of UAV Swarms: An Area Efficient Hardware Accelerator of Transformation Matrix of 6-DoF Block
2023 AIAA Scitech Forum, 23 Ocak 2023
MEMİŞ SEZER, YENİÇERİ RAMAZAN
Ramazan Yeniçeri Tam metin bildiri Aviyonik

İLETİŞİM BİLGİLERİ

İstanbul Teknik Üniversitesi Rektörlüğü İTÜ Ayazağa Kampüsü Rektörlük Binası, Maslak-Sarıyer / İstanbul Tel: +90 212 285 3930